3. Description technique

La base de développement est la carte DE0-Nano-SoC développée par TERASIC. Il s’agit d’une carte de prototypage contenant le cyclone V d’Altera et divers périphériques. Le cyclone V dispose d’une partie FPGA et d’une partie processeur (HPS). Cette dernière fonctionne à l’aide d’un Linux embarqué incorporé sur une carte SD. Comme expliqué précédemment, une carte ADC s’implante sur la carte DE0-Nano-SoC afin d’apporter les périphériques nécessaires au fonctionnement du système.

L’ensemble du travail a été effectué grâce aux outils Altera tels que Quartus (v18.0).

______________________________________________________________________________________________________________________________________________________
Page précédente : 2.2. Gantt
Page suivante : 3.1. Structure du projet