Mise en œuvre

  1. Créer les comptes étudiants

https://forge.clermont-universite.fr/account/register

  1. Activer le compte à partir du courriel reçu
  1. Se connecter à la forge

https://forge.clermont-universite.fr/login

  1. (Enseignant) Ajouter les étudiants au projet

https://forge.clermont-universite.fr/projects/polytech_soustraitance_bts_sn/settings/members

Début de séance

  1. Mettre a jour les librairies
    partage -> proteus -> svn mettre à jour
  1. Configurer Proteus

https://forge.clermont-universite.fr/projects/cao/wiki/Mise_en_place_et_premi%C3%A8re_configuration#Configuration-de-Proteus

  1. Créer le projet
  1. l'importer sur le serveur
    partage->cartes_2015-> projet -> tortoise svn add puis tortoise svn livrer
    Attention en pas livrer les fichiers backup et worksapce.

Règles usuelles

  1. Les pages du schéma se lisent de gauche à droite et de bas en haut,
  2. Les alimentations positives seront placées vers le haut
  3. La masse et les alimentations négatives vers le bas
  4. Les entrées sont à gauche les sorties à droite, les alimentations verticales
  5. Les symboles de masses seront dupliqués si necessaires
  6. Sur un symbole de composant, les broches sont disposées logiquement et regroupées par fonctionnalité. Il n'y a, généralement, aucune corrélation entre la position des broches sur le symbole et leur position physique.
  7. Toute alimentation aura un nom correspondant à sa tension préfixe ou postfixé de int si c'est l'alimentation du microcontrôleur et ext si c'est une alimentation externe
  8. Les résistances de tirages seront verticales
  9. Les capacités de découplages seront verticales
  10. Les structures schématiques seront cohérentes (amplification inverseur ...)
  11. Les transistors seront orientés correctement :
  12. Un émetteur commun, transistor vertical, émetteur en bas
  13. Collecteur commun, transistor horizontal, émetteur côté tension de référence
  14. ...
  15. Les fils de liaison seront nommés et connectés entre eux par des terminaux (si nécessaire)
  16. Le nom doit correspondre à la fonction et non à la broche concernée :
  17. temp_analog_0 et non ra0
  18. Les informations de cartouches seront renseignées dans les propriétés du projet
  19. Les composants ayant des fonctions identiques seront alignés,
  20. Les capacités de découplages sont verticales et regroupées entre deux rails d'alimentation sur une partie spécifique du schéma.
  21. Nommer correctement les composants et les empreintes physiques
  22. Le nom doit correspondre à la fonction et permettre d'identifier le composant de façon unique :
  23. ADXL345, LM7805, TL082, ...
  24. Les broches non connectées ne doivent pas apparaitre sur le symbole d'un composant,
  25. Attention au nom de l'empreinte qui désigne un boitier et pas la fonction :
  26. SOIC8, DIP08, TO92 et non TL081 ou LM7805,
  27. L'isolation galvanique doit être matérialisée par une partition du schéma, des éléments graphiques peuvent être ajoutés (ligne discontinue de couleur) pour la mettre en évidence
  28. Les blocs ayant des fonctionnalités identiques ou proches sont regroupés
  29. Pas de connexion sur les connecteurs sur la face de dessus.